先修課程
數位邏輯設計、硬體描述語言、超大型積體電路概論
課程目標
作為Digital Intellectual Property (DIP) 之入門課程。介紹DIP之基本觀念,製作、使用DIP所需的設計/整合/驗證等技術,相關軟硬體工具及環境,以及工業界發展與應用之實例。本課程理論與實作並重,課程之進行宜兼顧課堂講授、邀請專家演講、上機實習、電路實驗。
預期成果
了解DIP之理論並具備實作之經驗。期末報告應完成DIP之製作及實體驗證。完成之作品可鼓勵參加國內或國際相關之設計競賽。
教材內容
包括課程綱要、課堂講義或投影片檔案、作業、實驗講義、IP Deliverables (HDL code, IP generators, synthesis scripts, simulation scripts, verification scripts, test programs/patterns, readme file, application notes, etc.)
特色

本課程將提供完整之IP作品(IP Deliverables)供學生觀摩及實習,該部份教材將由國內具有豐富IP開發經驗之校園團隊負責研發提供,目前已確定至少有以下兩個作品:

  • Ethernet MAC and Its Verification Environment (國立中山大學資訊工程學系):該作品已贏得「八十八學年度大學校院SIP設計競賽」Soft IP研究所組優等獎,FPGA驗證組特優獎。該校園團隊已累積多年開發經驗,其所開發之微控制器及微處理器相關IP已技術轉移給多家廠商。
  • A Transform Kernel for Video Compression (國立中正大學電機工程學系與資訊工程學系):該校園團隊已累積多年開發經驗,其所開發之微控制器及微處理器相關IP及低耗電元件庫亦已技術轉移給多家廠商。