負責人
姓名 王進賢 學校/系所/職稱 中正大學/電機工程/教授
電話 05-272-0411 ext. 33202 電子信箱 ieegsw@ccunix.ccu.edu.tw
研究/教學專長 VLSI

姓名 郭峻因 學校/系所/職稱 中正大學/資訊工程/副教授
電話 05-272-0411 ext. 33102 電子信箱 jiguo@cs.ccu.edu.tw
研究/教學專長 VLSI
上課大綱
  • Introduction to SOC and SIP
  • SOC Design Flow
  • System-Level Design Issues
  • Design Process and Interfaces of SIPs
  • Verifiable and Reusable RTL Coding Style
  • Macro Synthesis Guidelines
  • Macro Verification Guidelines
  • Developing Hard IP
  • Packaging for Reuse
預期成果
  • 上年度之成果 (summary)
    • 完成課程教材第一版
    • 開授DIP設計概論課程(91學年度第一學期/研究所課程)
    • 完成基本DIP設計範例(Soft IP):ADD/SUB IP Generator
  • 本年度之工作目標
    • 加強DIP設計概論(Introduction to Digital IP design)課程教材(第二版)
    • 完成DIP設計範例(Soft IP):Transform kernel IP Generator
    • 強化Hard IP設計流程、範例及實作